GII — GIC 21/06/2019

**Ej. 1** — (2.0 puntos) Diseñar el diagrama ASM, la ruta de datos y la tabla de salidas de la unidad de control de un sistema algorítmico que calcule los 16 primeros términos de una secuencia *k*-bonacci.

En una secuencia k-bonacci, el término enésimo,  $B_n$ , es la suma de los k términos anteriores. Por ejemplo:

- Si k=2 y los dos primeros términos son  $B_0=1$ ,  $B_1=1$  tendríamos la conocida secuencia Fibonacci: 1, 1, 2, 3, 5, 8, 13, ...
- Si k = 3  $v \log 3$  primeros términos son  $B_0 = 1, B_1 = 2, B_3 = 3$  tendríamos la secuencia: 1, 2, 3, 6, 11, 20, 37, ...
- Si k = 4 y los 4 primeros términos son  $B_0 = 1$ ,  $B_1 = 1$ ,  $B_2 = 2$ ,  $B_3 = 2$  tendríamos la secuencia: 1, 1, 2, 2, 6, 11, 21, 40, ...

Fíjese que a partir del término k + 1, se puede hallar el término enésimo,  $B_n$ , como el resultado de multiplicar por dos el término  $B_{n-1}$  y restarle el término  $B_{n-k-1}$ :

$$B_n = 2 \cdot B_{n-1} - B_{n-k-1}$$

Por ejemplo en el caso de k = 3 y los tres primeros términos  $B_0 = 1$ ,  $B_1 = 2$ ,  $B_2 = 3$  entonces el siguiente término es la suma de los tres primeros términos  $B_3 = 1 + 2 + 3 = 6$ . A partir de aquí, los siguientes términos son:

$$\blacksquare B_4 = 2 \cdot 6 - 1 = 6 + 3 + 2 = 1$$

$$B_5 = 2 \cdot 11 - 2 = 11 + 6 + 3 = 20$$

$$B_6 = 2 \cdot 20 - 3 = 20 + 11 + 6 = 37$$

■..

$$\blacksquare B_n = 2 \cdot B_{n-1} - B_{n-4}$$

El sistema tiene cuatro entradas y una salida. Las entradas son: clk, rst, ini y k. La entrada k es de 3 bits, expresado en binario puro y su valor siempre será  $2 \le k \le 7$ . La salida es fin. El sistema comienza a funcionar cuando la señal ini se pone a 1. Cuando se complete el cálculo el sistema volverá al estado inicial, en el que la señal fin es igual a 1. El sistemas dispone de una memoria SRAM de 16 palabras de 8 bits cuyas k primeras palabras son los k primeros términos de la secuencia. El sistema deberá rellenar esta memoria con los términos siguientes de la secuencia.

En la ruta de datos se puede usar la memoria SRAM síncrora (6x8 bits, de un solo puerto y modo de escritura READ\_FIRST, registros, registros con desplazamiento, <u>un máximo de dos</u> contadores módulo 16, un <u>único</u> sumador/restador de 8 bits y los elementos combinacionales adicionales que se consideren necesarios

## **Ej. 2** — (1.50 puntos) Diseñar utilizando puertas lógicas:

1.Una red iterativa 1D que dados dos vectores de entrada, A y B, de *n* bits genere una salida, Z, de *n* bits tal que:

$$Z_i = \begin{cases} A_i & \text{si hay al menos un uno en } (A_{i-1}, \dots, A_0) \text{ y hay al menos un uno en } (B_{i-1}, \dots, B_0) \\ A_i \text{ AND } B_i & \text{si hay al menos un uno en } (A_{i-1}, \dots, A_0) \text{ y no hay ningún uno en } (B_{i-1}, \dots, B_0) \\ A_i \text{ OR } B_i & \text{si no hay ningún uno en } (A_{i-1}, \dots, A_0) \text{ y hay al menos un uno en } (B_{i-1}, \dots, B_0) \\ B_i & \text{si no hay ningún uno en } (A_{i-1}, \dots, A_0) \text{ y no hay ningún uno en } (B_{i-1}, \dots, B_0) \end{cases}$$

2.Una red iterativa con anticipación de operandos, tal y como se observa en la siguiente figura.



3.Suponiendo que todas las puertas de dos y tres entradas tienen un retardo t y las puertas de cuatro entradas tienen un retardo 2 · t, calcular el retardo del camino crítico en el diseño del apartado anterior para n=15. En el caso de haber usado inversores, suponer que su retardo es despreciable.

**Ej. 3** — (1.25 puntos) Dado el circuito de la figura, los valores de propagación de los componentes combinacionales son los siguientes:

- $\blacksquare Comb$ ,  $1(a \rightarrow b) = Comb(a \rightarrow c) = 0.5ns$
- $\blacksquare Comb, 2(a \rightarrow c) = Comb(b \rightarrow c) = 1,4ns$
- $\blacksquare Comb$ ,  $3(a \rightarrow c) = Comb(b \rightarrow c) = 0.5ns$

Los valores en las líneas de reloj son el retardo de propagación desde la fuente de reloj hasta la entrada de reloj. Los parámetros de los registros son:

- $t_{\rm clk-2-0} = 0.15 ns$
- $t_{\text{setup}} = 0.20 ns$
- $\bullet t_{
  m hold} = 0.10 n_{
  m hold}$



- 1. Encontrar el camino critico y justificar si el circuito puede funcionar correctamente a 400 MHz.
- 2.Indicar la máxima frecuencia a la que puede funcionar correctamente. 4 = 3500 MHz
- 3.¿Sería posible, mediante segmentación, que el circuito funcionase a 400 MHz? Si es el caso, indíquese dónde habría que ubicar los registros de segmentación para hacerlo posible; y compruebese si efectivamente, el circuito segmentado puede funcionar a 400 MHz. Supóngase que el retardo de reloj de el/los nuevo(s) registro(s) es de 0.10 ns.

Mero matgen = Olhs

**Ej. 4** — (1.25 puntos) Completar el cronograma correspondiente al siguiente sistema e indicar el contenido final de la memoria SRAM. Las entradas al sistema son tag, a, b, clk y rst. Considerar que la memoria es síncrona y funciona en modo READ\_FIRST y ALWAYS\_ENABLE.



GII — GIC 21/06/2019



## **SRAM**

| ADDR | DATA | Evolución de los valores |
|------|------|--------------------------|
| 0x00 | 0x01 | 0 × 00 0 × 00            |
| 0x01 | 0x06 | 0202 1025                |
| 0x02 | 0x04 | 0×10                     |
| 0x03 | 0x03 |                          |
| 0x04 | 0x00 | 0 x 07                   |
| 0x05 | 0x02 |                          |

**Ej. 5** — (0.5 puntos) Empleando una memoria Block RAM de Xilinx de tamaño 512x32 bits implemente una memoria de 2048x16 bits que pueda usarse para operaciones de lectura. Indique claramente las conexiones de las señales de control así como la anchura y bits usados para formar los buses. ¿Cuántos ciclos de reloj son necesarios para realizar una lectura? ¿Podría escribirse en la memoria? Justifique la respuesta.

